Архітектура та програмне забезпечення комп'ютера, Детальна інформація
Архітектура та програмне забезпечення комп'ютера
Щільність запам’ятовуючих елементів – кількість запам’ятовуючих елементів, які можуть бути розміщені на одиниці площі напівпровідникового кристалу інтегральної мікросхеми. Чим вищою цільність запам’ятовуючих елементів, тим більше їх може бути розміщено в одній мікросхемі, а отже тим меншою є кількість мікросхем, яка необхідна для побудови модуля пам’яті потрібного об’єму.
Насправді до складу сучасних мікропроцесорів, крім зображених на мал.3.2.1.1. входять ще багато функціональних блоків (кеш-пам’ять, буфер передбачення переходів -- BTB, буфер перевпорядкування інструкцій -- TLB), однак вони вносять суттєвий вплив на продуктивність мікропроцесора і ніяким чином не відображають принципи його функціонування, тому такі блоки не є предметом розгляду даного реферату.
Бувають випадки: коли процесор за власною ініціативою змінює порядок виконання команд. Такі явища є результатом реакції мікропроцесора на нештатні (виняткові) ситуації, які супроводжуються генеруванням сигналів виняткових ситуацій (Exceptions). В цьому випадку процесор самостійно генерує адресу наступної виконуваної ним команди (вектор програми обробки виняткової ситуації).
Існують пристрої вводу-виводу, які працюють за так-званим принципом відображення на пам’ять (архітектура Memory mapped). В цьому випадку адресні простори деякого фрагменту пам’яті та такого пристрою повністю співпадають.
PAGE 1
PAGE 3
1
2
4
3
Мал.2.1.2. Цикл керування Фон-Неймана
Код операції
Байт 1
Байт 2
Байт 3
Байти 5…
Байт адресації
Байт масштабування
Операнди
Можуть бути відсутніми
Насправді до складу сучасних мікропроцесорів, крім зображених на мал.3.2.1.1. входять ще багато функціональних блоків (кеш-пам’ять, буфер передбачення переходів -- BTB, буфер перевпорядкування інструкцій -- TLB), однак вони вносять суттєвий вплив на продуктивність мікропроцесора і ніяким чином не відображають принципи його функціонування, тому такі блоки не є предметом розгляду даного реферату.
Бувають випадки: коли процесор за власною ініціативою змінює порядок виконання команд. Такі явища є результатом реакції мікропроцесора на нештатні (виняткові) ситуації, які супроводжуються генеруванням сигналів виняткових ситуацій (Exceptions). В цьому випадку процесор самостійно генерує адресу наступної виконуваної ним команди (вектор програми обробки виняткової ситуації).
Існують пристрої вводу-виводу, які працюють за так-званим принципом відображення на пам’ять (архітектура Memory mapped). В цьому випадку адресні простори деякого фрагменту пам’яті та такого пристрою повністю співпадають.
PAGE 1
PAGE 3
1
2
4
3
Мал.2.1.2. Цикл керування Фон-Неймана
Код операції
Байт 1
Байт 2
Байт 3
Байти 5…
Байт адресації
Байт масштабування
Операнди
Можуть бути відсутніми
The online video editor trusted by teams to make professional video in
minutes
© Referats, Inc · All rights reserved 2021